技术领域 本实用新型涉及一种用可插拔子系统将系统程序烧录到主存储器的微处理 装置。 背景技术 某些微处理机系统,由于应用或发展,必须更换系统的程序。早期的程序 存储器元件,由于容易插拔,可以将其取下,然后使用程序烧录装置将程序写 入后,再放回原系统内即可。但是由于元件封装技术的进步,某些程序存储器 元件已不适合常做插拔的动作。所以这种系统就必需提供系统程序自我更新的 方法。但是它却有一个潜在的风险,就是当写入错误的系统程序,有可能造成 系统无法启动。此时就必须提供一种方法,可以使系统再重新更新系统程序在 原来的程序存储器元件,然后在下次开机时,能让系统正常运作。 微处理机运作必须有程序存储器元件提供其运作程序。但是,程序存储器 元件的程序已无法使系统启动,如何再做程序更新的动作。唯有使用另一个程 序存储器元件才能使系统启动,但是假如原来的程序存储器元件不取下,虽然 其资料不正确,但是在没有特别的控制下,其程序码仍会送到系统的资料通道, 而与另一个程序存储器元件送出的程序码造成冲突。其结果仍无法使系统启 动。 发明内容 本实用新型所要解决的技术问题是,针对传统的微处理机运作系统所产生 的诸多缺点,而提出一种用可插拔子系统将系统程序烧录到主存储器的微处理 装置,在正常情况下让系统使用主要程序存储器运作。当系统主要程序存储器, 被写入错误程序造成系统无法正常运作启动时,可以使用一辅助程序存储器转 换,使系统在无须拆卸主要程序存储器下启动运作,并将正确的程序再写入系 统的主要程序存储器,使其下次在无辅助程序存储器情况,仍可正常运作。 本实用新型的另一目的在于系统的主要程序存储器在自我更新程序失败的 时候可以利用可插拔子卡的方式将主要程序存储器的程序修正并更新回来。 本实用新型的再一目的在于在大量生产系统的过程中,如果侦测到系统错 误时可以在产品还未上市时直接对系统进行修正。当产品已经完成但是还在未 上市的阶段,如果侦测到系统有问题,且可以利用可插拔子卡的方式将系统有 问题的部分或是芯片找出。 本实用新型的又一目的在于在制造系统的过程中,可以先不考虑主存储器 的程序是否正确,一边进行系统的生产,同时进行主存储器程序的开发与修正。 对于现在制造业而言可以大幅节省许多的生产时间。 本实用新型的上述目的是由如下技术方案来实现的。 一种用可插拔子系统将系统程序烧录到主存储器的微处理装置,其特征是 包含: 一处理器,是用以发出一第一控制讯号以及一第二控制讯号,其中该第一 控制讯号为浮接式电位; 一主存储器,是电气地连接至该处理器并接收一第三控制讯号来决定是否 与该处理器传递资讯; 一用以调节至第一电位装置,是电气地连接至该处理器以接受该第一控制 讯号以及电气地连接至该主存储器使得该第三控制讯号为该第一电位,该第一 电位使得该主存储器动作;以及 一具有一备源存储器的可插拔子系统,是电气地连接至该处理器并接收该 第二控制讯号,当该第二控制讯号为该第一电位时,该备源存储器动作并且该 备源存储器与该处理器之间传递资讯。并且该可插拔子系统送出一第四控制讯 号使得该第三控制讯号为一第二电位,其中该第二电位使得该主存储器停止动 作,当该第二控制讯号为该第二电位时,该备源存储器停止动作并且停止该可 插拔子系统送出该第四控制讯号,使得该第三控制讯号为该第一电位,并且该 主存储器与该处理器之间传递资讯。 该微处理装置,除上述必要技术特征外,在具体实施过程中,还可补充如 下技术内容: 上述的该第二电位高于该第一电位。 上述的用以调节至该第一电位装置包含一接地的第一电阻。 在该主存储器与该处理器之间建立一第一汇流排与一第二汇流排,其中该 第一汇流排上面具有位址资料,而该第二汇流排上面具有存储资料;以及 该主存储器接收一读取讯号后,将对应该位址资料的该存储资料经由该第 二汇流排传送到该处理器。 该主存储器接收到一写入讯号后,将对应该位址资料的该存储资料经由该 第二汇流排写入到该主存储器。 在该备源存储器与该处理器之间建立该第一汇流排与该第二汇流排,其中 该第一汇流排上面具有位址资料,而该第二汇流排上面具有存储资料;以及 该备源存储器接收一读取讯号后传送对应到该位址资料的该存储资料到该 处理器。 上述的可插拔子系统具有: 一连接器,是用以电气地连接至该处理器以及该主存储器; 一备源存储器是电气地连接至该连接器以接收该第二控制讯号;以及 用以调节至该第二电位装置是电气地连接至该连接器,并且送出该第四控 制讯号经由该连接器以调整该第三控制讯号的电位。 上述的用以调节至该第二电位装置包含一连接至一电源的第二电阻。 上述的连接器为一插槽装置。 上述的主存储器为一非挥发性存储器。 本实用新型提供了一种使用一可插拔的子系统将系统程序烧录到主存储器 的微处理装置,包含一处理器、一主存储器、用以调节的第一电位装置、以及 一具有一备源存储器的可插拔子系统。上述的处理器,是用以发出一第一控制 讯号以及一第二控制讯号,其中该第一控制讯号为浮接式电位。上述的主存储 器,是电气地连接至该处理器并接收一第三控制讯号来决定是否与该处理器传 递资讯。上述的用以调节至第一电位装置、是电气地连接至该处理器以接受该 第一控制讯号以及电气地连接至该主存储器使得该第三控制讯号为该第一电 位,其中该第一电位可以让该主存储器动作。上述的具有一备源存储器的可插 拔子系统,是电气地连接至该处理器并接收该第二控制讯号。 当该第二控制讯号为该第一电位时,该备源存储器动作并且该备源存储器 与该处理器之间传递资讯,并且该可插拔子系统送出一第四控制讯号使得该第 三控制讯号为一第二电位,其中该第二电位使得该主存储器停止动作。当该第 二控制讯号为该第二电位时,该备源存储器停止动作,并且停止该可插拔子系 统送出该第四控制讯号,使得该第三控制讯号为该第一电位,并且该主存储器 与该处理器之间传递资讯。 本实用新型所提供的将可插拔的子系统上的系统程序烧录到一主存储器的 微处理装置,其中该微处理装置包含一处理器、上述的主存储器、用以调节至 一第一电位装置、以及上述的可插拔的子系统,其中该第一电位可以让该主存 储器动作。从该处理器传送一第一控制讯号,以调整一用以控制该主存储器的 第三控制讯号的电位,以及传送一第二控制讯号到该可插拔的子系统,其中该 第一控制讯号为一浮接式电位,该第二控制讯号为该第一电位,使得该可插拔 的子系统动作,以及该第三控制讯号是由该用以调节至该第一电位装置控制成 该第一电位。之后,上述的可插拔的子系统送出一第四控制讯号将该第三控制 讯号调整成一第二电位,其中该第二电位禁止该主存储器动作。接着,在该备 源存储器与该处理器之间传递资讯。然后,从上述的处理器传送该第二控制讯 号到该可插拔的子系统,其中该第二控制讯号为该第二电位使得该可插拔的子 系统停止动作,并且停止送出该第四控制讯号。之后,在该主存储器与该处理 器之间传递资讯。 本实用新型的优点在于: 本实用新型主要是应用到系统的主存储器在自我更新程序失败的时候可以 利用可插拔子卡的方式将主存储器的程序修正并更新回来。另外,本实用新型 除了可以应用到更新失败的主存储器上以外,对于大量制造生产的工厂来说也 是相当方便的。因为在大量生产系统的过程中,如果侦测到错误时,可以在产 品还未上市时利用可插拔子卡的方式将系统有问题的部分或是芯片找出,直接 进行修正。甚至,在制造系统的过程中,可以先不考虑主存储器的程序是否正 确,可以一边进行系统的生产,同时进行主存储器程序的开发与修正。对于现 在制造业而言可以大幅节省许多的生产时间。 为对本实用新型的系统、方法及其功效有进一步了解,兹列举具体实施例 并结合附图详细描述如下。然而,除了详细描述外,本实用新型还可以广泛地 以其他的实施例施行,且本实用新型的范围不受限定,而以权利要求书为准。 附图说明 图1显示本实用新型的微处理装置的结构示意图。 图2显示可插拔子系统的结构示意图。 图3显示主存储器与处理器之间的读取/写入流程中各元件之间资料与讯 号流向关系示意图。 图4显示主存储器与处理器各间的资料读取/写入流程图。 图5显示可插拔子系统与处理器之间的资料读取与写入主存储器的流程中 各元件之间资料与讯号流向关系示意图。以及 图6显示可插拔子系统与处理器之间的资料请取与写入主存储器的流程 图。 图7、图8是本实用新型的具体电路图。 具体实施方式 本实用新型主要是提供一种使用一可插拔的子系统将系统程序烧录到主存 储器的微处理装置,包含:一处理器、一主存储器、用以调节的第一电位装置、 以及一具有一备源存储器的可插拔子系统。上述的处理器,是用以发出一第一 控制讯号以及一第二控制讯号,其中第一控制讯号为浮接式电位。上述的主存 储器,为一非挥发性存储器,是电气地连接至处理器,并接收一第三控制讯号 来决定是否与该处理器传递资讯。上述的用以调节的第一电位装置,包含一接 地的第一电阻,是电气地连接至该处理器,以接受该第一控制讯号,以及电气 地连接至前述的主存储器使得第三控制讯号为第一电位,其中第一电位是低电 位,可以让主存储器动作。上述的具有一备源存储器的可插拔子系统,是电气 地连接至处理器并接收第二控制讯号。 当第二控制讯号为第一电位时,该备源存储器动作,并且该备源存储器与 处理器之间传递资讯,并且前述的可插拔子系统送出一第四控制讯号使得该第 三控制讯号为一第二电位,其中第二电位为高电位并且高于第一电位,可以使 得主存储器停止动作。 上述的主存储器与处理器之间传递讯号的方法包含在主存储器与处理器之 间建立一第一汇流排与一第二汇流排,其中第一汇流排上面具有位址资料,而 第二汇流排上面具有存储资料,以及主存储器接收一读取讯号后将对应到该位 址资料的存储资料经由该第二汇流排传送到处理器。上述的主存储器与该处理 器之间传递讯号的方法更包含在主存储器接收到一写入讯号后将对应位址资料 的存储资料经由第二汇流排写入到该主存储器。 上述的备源存储器与处理器之间传递讯号的方法为在备源存储器与处理器 之间建立前述的第一汇流排与前述的第二汇流排,其中第一汇流排上面具有位 址资料,而第二汇流排上面具有存储资料,以及备源存储器接收一读取讯号后 传送对应位址资料的存储资料到处理器。 当第二控制讯号为第二电位时,备源存储器停止动作并且停止可插拔子系 统送出前述的第四控制讯号,使得第三控制讯号为第一电位并且主存储器与处 理器之间得以传递资讯。 上述的可插拔子系统具有一连接器,一备源存储器,以及用以调节至前述 的第二电位装置。上述的连接器,是用以电气地连接至处理器以及主存储器。 上述的备源存储器是电气地连接至连接器以接收第二控制讯号。上述的用以调 节的第二电位装置,是电气地连接至连接器,并且经由连接器送出前述的第四 控制讯号以调整第三控制讯号的电位。上述的用以调节的第二电位装置包含一 连接至一电源的第二电阻。另外,上述的连接器为一插槽装置。 本实用新型所提供的一种将可插拔的子系统上的系统程序烧录到主存储器 的微处理装置,从处理器传送一第一控制讯号以调整一用以控制主存储器的第 三控制讯号的电位,以及一第二控制讯号到前述的可插拔的子系统,其中第一 控制讯号为一浮接式电位,第二控制讯号为第一电位使得可插拔的子系统动 作,及第三控制讯号是由前述的用以调节至第一电位装置控制成第一电位。之 后,上述的可插拔的子系统送出一第四控制讯号将第三控制讯号调整成一第二 电位,其中第二电位为高电位且高于第一电位,是禁止主存储器动作。接着, 在备源存储器与该处理器之间传递资讯。然后,从上述的处理器传送第二控制 讯号到可插拔的子系统,其中第二控制讯号为第二电位使得可插拔的子系统停 止动作并且停止送出第四控制讯号。之后,在主存储器与该处理器之间传送资 讯。 上述的备源存储器与该处理器之间讯号的传递,是在该备源存储器与该处 理器之间建立一第一汇流排与一第二汇流排,其中第一汇流排上面具有位址资 料,而第二汇流排上面具有存储资料。之后备源存储器接收一读取讯号后传送 对应位址资料的存储资料到处理器。 上述的主存储器与该处理器之间讯号的传递,是在主存储器与处理器之间 建立第一汇流排与第二汇流排,其中第一汇流排上面具有位址资料,而第二汇 流排上面具有存储资料。然后,主存储器接收一读取讯号后经由第二汇流排将 对应到位址资料的存储资料传送到处理器。上述的主存储器与该处理器之间传 递讯号的方法更包含在主存储器接收到一写入讯号后将对应位址资料的存储资 料经由第二汇流排写入主存储器。 上述的可插拔子系统具有一连接器,一备源存储器,以及用以调节至该第 二电位装置。上述的连接器,是用以电气地连接至处理器以及主存储器。上述 的备源存储器是电气地连接至连接器以接收第二控制讯号。上述的用以调节第 二电位装置是电气地连接至连接器,并且经由连接器送出第四控制讯号以调整 第三控制讯号的电位。上述的用以调节第二电位装置包含一连接至一电源的第 二电阻。另外,上述的连接器为一插拔装置。 接下来,是根据本实用新型描述一个使用可插拔子系统烧录系统程序的微 处理装置的实施例。如图1所示,一微处理装置100包含了处理器101,主存 储器102,调整至低电位装置103,以及一可插拔的子系统110。处理器101 在开始的时候会先送出两个讯号,分别为三态输出控制讯号127以及起始电位 低电位的的可插拔子系统控制讯号126。三态输出控制讯号127用来控制主存 储器选择控制讯号125的电位,而主存储器选择控制讯号125是用来控制主存 储器102的读取与写入。可插拔子系统控制讯号126是用来控制可插拔子系统 110是否动作。此处理器101可以应用在一般需要处理器的系统,例如数字视 频/多用光盘(digital video/versatile disc;DVD)播放机。处理器101 会依据程序的执行,送出程序执行的顺序到位址汇流排121上面,然后在送出 读取讯号123之后会在资料汇流排122上面取得从主存储器102送出的程序 码。处理器101会对程序码送行解码以及执行所要求的动作。在某些状况下也 可以对主存储器102进行程序更新的动作。例如在DVD播放机中,处理器101 可以从光盘片上读取到欲更新的程序,然后处理器101就会根据更新程序的程 序对主存储器102写入资料以进行更新的动作。但是,不管系统100要执行的 工作为何,一个必要的条件就是在系统100开机的时候,主存储器102的程序 必须是正确的被载入到系统100中。如果原来存放在主存储器102的程序就无 法让系统正常动作,它可能没有办法让系统100执行程序的更新动作。 主存储器102又可以称为主系统程序存储器,主要是存放系统程序。一般 的主存储器102会使用非挥发性程序储存元件,例如快闪存储器或是可电除式 可程序化存储器。系统100是根据主存储器102的程序码运作。因为使用非挥 发性储存元件,主存储器102所储存的资料不会因为电源的关闭而消失。主存 储器102的动作是由一主存储器选择控制讯号125的电位来控制。当这个控制 信号125是在低电位的时候,主存储器102会对位址汇流排121上的位址值进 行解码。然后,当接受到读取讯号123的时候,主存储器102将对应位址值的 资料放在资料汇流排122上。当系统100进行程序更新的时候,主存储器选择 控制讯号125被拉到低电位使主存储器102动作,然后对位址汇流排121上面 的位址值进行解码。当主存储器102在接受到写入讯号124的时候将放在资料 汇流排122上的资料存放到适当的位址。 调整至低电位装置103的目的是将主存储器选择控制讯号125的电位拉拔 到第一电位,也就是低电位。一种简单的实行方式是使用一个接地的一般电阻, 或是称做拉拔到地的电阻。由于处理器101输出的三态输出控制讯号127是一 种输入讯号,其电位为浮接式电位。对于主存储器102而言其电位是未知的状 态。为了让处理器101能够让主存储器102动作,利用了将电位拉拔到低电位 的调整至低电位装置103使主存储器102动作。 可插拔的子系统110必须依附在处理器101上才能运作,而且可以从系统 100中移除。在一般的状况下,当系统100可以正常的运作的时候,子系统110 是被移除的。但是当主存储器102处于不正常的状况下的时候,子系统110可 以被安装在系统100上用来取代主存储器102。可插拔子系统110的结构示意 图请参照图2。 如图2所示,可插拔子系统110包括一连接器112,一备源存储器114, 以及调整至高电位装置116。一般的可插拔子系统110会做成子卡的形式,利 用一插槽结构与系统100电气地连接。连接器112主要用来衔接处理器101以 及备源存储器114之间的讯号传输,其中讯号包括了位址汇流排121,资料汇 流排122,读取讯号123,以及可插拔子系统控制讯号126。另外,连接器112 还连接了调整至高电位装置116与调整至低电位装置103之间的讯号传输,主 要是将高电位控制讯号128从调整至高电位装置116调整主存储器选择控制讯 号125来关闭主存储器102。一般的连接器112可以使用插槽结构。 备源存储器114,又称为辅助程序存储器或是辅助的系统程序储存存储器, 是一般的程序储存元件。一般的备源存储器114也是使用非挥发性存储元件, 在电源消失的时候资料不会跟着消失。但是它不是用作系统程序存储器,并不 能执行自我更新的动作。备源存储器114接受一可插拔子系统控制讯号126的 控制来决定是否动作。当可插拔子系统控制讯号126是处在低电位的时候,备 源存储器114被启动,因而整个可插拔子系统110处于动作的状态。当可插拔 子系统控制讯号126的电位是高电位的时候,备源存储器114关闭而整个可插 拔子系统110不动作。 调整至高电位装置116的目的是将主存储器选择控制讯号125的电位拉拔 到第二电位,也就是高电位。一种简单的实行方式是使用一个连接电源的一殷 电阻,或是称为连接电源的拉拔电阻。由于系统100有个调整至低电位装置103 可以将主存储器选择控制讯号125的电位拉拔到低电位,所以主存储器选择控 制讯号125的电位不等于高电位控制讯号。主存储器选择控制讯号125的电位 只能使其接近两个拉拔电阻的分压值。假如拉拔到地的电阻值是R1,接到电 源的拉拔电阻值是R2,则主存储器选择控制讯号125的电压的为电源电压的R1 /(R1+R2)。将R1和R2的比例做适当的调整,即可使系统100在接上可插拔 的子系统110之后,使主存储器选择控制信号125脱离低电位而禁止主存储器 102运作。 系统100在一般执行程序时是不需要加入可插拔子系统110,其结构示意 图如图5所示。整个系统100只有三个元件在动作,而且两个汇流排之间只有 在两个元件之间进行资料的传递。此时系统的程序执行流程如图4所示。在系 统100开机的时候,如图4的第一步骤所示,处理器101传送两个控制讯号出 来,分别是输出电位为浮接式单位的三态输出控制讯号127与起始状态为低电 位的主存储器选择控制讯号126。由于可插拔的子系统110并没有安装在系统 100上,低电位的主存储器选择控制讯号126并不发生作用。浮接式电位的三 态输出控制讯号127会被调整至低电位装置103拉拔到低电位,所以主存储器 选择控制讯号125为低电位以启动主存储器102。然后,如图4的第二步骤所 示,处理器101会在位址汇流排121上输出位址值到主存储器102上。之后, 如图4的第三步骤所示,主存储器102解译位址汇流排121上的位址值。接着, 处理器101可以决定是需要从主存储器102读取程序或是将资料写入到主存储 器102上进行自我更新。如图4的第三步骤所示,主存储器102从处理器101 接收到读取讯号123或是写入讯号124。然后,当主存储器102接收到读取讯 号123的时候会将对应到位址值的资料送到资料汇流排122给处理器101,或 是当主存储器102收到写入讯号124的时候将资料汇流排122上的资料写入主 存储器102的相对应位址值的资料区域。上面的动作,基本上完成了主存储器 102的资料读取或是写入的动作。 当主存储器102的程序出现问题而不能开机的时候,这时将可插拔子系统 110安装到系统100上,这时的系统100结构示意图如图5所示,而系统100 的程序执行流程如图6所示。当系统100启动的时候,如图6第一步骤所示, 会先开启可插拔子系统110并且停止主存储器102的动作。这个步骤的处理方 式是处理器101会先送出两个讯号,分别是输出电位为浮接式电位的三态输出 控制讯号127与起始状态为低电位的主存储器选择控制讯号126。由于可插拔 的子系统110已经安装在系统100上,低电位的主存储器选择控制讯号126会 启动备源存储器114,而这时调整至高电位装置116会送出一个高电位讯号128 来调整主存储器控制讯号125的电位到高电位,因此主存储器102就不会动作。 之后,如图6第二步骤所示,处理器101从可插拔的子系统110上读取程序资 料。详细的步骤是处理器101经过连接器112与备源存储器114之间建立了位 址汇流排121,而处理器101将位址值送到位址汇流排121上。备源存储器114 从位址汇流排121上读取位址值并且解码之后,等到处理器101送出读取讯号 123之后将对应到位址值上的资料送到资料汇流排122上。处理器101会将资 料汇流排122上的资料读取并且解码。这是已经完成了处理器101与备源存储 器114之间的资料读取。由于备源存储器114不能自我程序更新,所以资料汇 流排122上的资料流动方向只有从备源存储器114到处理器101。 之后有可能需要将资料写入到主存储器102上,如图6第三步骤所示,将 可插拔子系统110关闭并且开启主存储器102。这个步骤主要是从处理器101 送出一个高电位的可插拔子系统控制讯号126,此时备源存储器114会停止动 作而调整至高电位装置116也同时停止送出高电位讯号128。这时只有调整至 低电位装置103完全控制主存储器控制讯号125成低电位。因此,可插拔子系 统110可以关闭而备源存储器114跟着开始动作。然后,如图6第四步骤所示, 将资料从处理器101写入到主存储器102中。在这个步骤中,在主存储器102 动作之后会与处理器101之间建立位址汇流排121与资料汇流排122,其中处 理器101会先送出位址值在位址汇流排121上。主存储器102接收并且解码位 址汇流排121上的位址值,等待接收到写入讯号124之后,会将处理器101放 在资料汇流排122上的资料放到对应到位址值上的区域,完成写入的动作。因 此,无法作用的主存储器102现在已经进行完自我更新程序。之后,将可插拔 子系统110移除,重新开机检验系统100是否正常运作即可。 另外,当微处理装置100的某个芯片或是装置有问题的时候,也可以利用 可插拔子系统110找寻有问题的芯片或装置。例如,当系统100无法开机时而 问题出在硬件而不是主存储器102的程序时,安装可插拔子系统110。这时系 统100开机的时候会去读取可插拔子系统110的资讯,而备源存储器114会设 计成发布开机过程的资讯。例如,一种方式为开机时,遇到某个芯片有问题时, 系统利用发光讯号发出闪烁讯号或是利用蜂鸣器鸣叫一长声等通知使用者哪个 芯片属于不正常。设计不同的通知讯号对应到不同的芯片,可以同时侦测多个 芯片在开机时是否正常。这种侦错方式在系统性侦错上是相当的便利的。 图7及图8为本实用新型的电路图及相关元件的连接关系,其中处理器101 可以采用型号为CT9928AF微处理器、主存储器102可以采用型号为W28J800B 的快闪存储器(Flash memory)、可插拔的子系统110中的备源存储器114可 以采用型号是W27E040存储器(EEPROM)。 处理器101藉由FLASH-CS将三态输出控制讯号127以及EROM-CS的起始 电位为低位准的可插拔子系统控制讯号126送出,其中三态输出控制讯号127 用来控制主存储器选择控制讯号125的电位,而主存储器选择控制讯号125是 用来控制主存储器102的读取与写入,另可插拔子系统控制讯号126是用来控 制可插拔子系统110是否动作。处理器101会依据程序的执行,送出程序执行 的顺序到位址汇流排121(SA[8..19])上面,然后在送出读取讯号123(/PSEN) 之后会在资料汇流排122(AD[0..7])上面取得从主存储器102送出的程序码。 如图8所示,可插拔子系统110包括一连接器112,一备源存储器114,以及 调整至高电位装置116。可插拔子系统110会做成子卡的形式,利用一插槽结 构与系统100电气地连接。 连接器112主要用来连接处理器101以及备源存储器114之间的讯号传 输,其中讯号包括了位址汇流排121(SA[8..19]),资料汇流排122(AD[0..7]), 读取讯号123(/PSEN),以及可插拔子系统控制讯号126(EROM CSM)。另外, 连接器112还连接了调整至高电位装置116与调整至低电位装置103之间的讯 号传输,主要是将高电位控制讯号128从调整至高电位装置116调整主存储器 选择控制讯号125来关闭主存储器102。一般的连接器112可以使用插槽结构。 即使本实用新型是藉由举出数个较佳实施例来描述,但是本实用新型并不限定 于所举出的实施例。先前虽举出与叙述的特定实施例,但是显而易见地,其它 未脱离本实用新型所揭示的精神下,所完成的等效改变或修饰,均应包含在本 实用新型的权利要求范围内。此外,凡其它未脱离本实用新型所揭示的精神下 ,所完成的其他类似与近似改变或修饰,也均包含在本实用新型的权利要求范 围内。同时应以最广的定义来解释本实用新型的范围,藉以包含所有的修饰与 类似方法。