首页 / 一种基于D9处理器的密码平台

一种基于D9处理器的密码平台有效专利 实用

技术领域

[0001] 本实用新型公开了一种密码平台,属于密码平台技术领域,具体涉及一种基于D9处理器的密码平台。

相关背景技术

[0002] 随着信息化技术的深入发展和应用,网络技术快速发展的同时,安全问题也日益突出,尤其是网络在传输过程中信息被非法获取、非法篡改、非法伪造等事情的频繁发生,导致国家利益和个人利益受到严重损失,使得网络传输安全得到极大的重视。从而带动了密码产业的发展。
[0003] 目前在密码产品行业中,很多传输密码设备使用了国外的平台及架构,算法也使用了国外的算法,核心芯片和算法都掌握在国外的设备厂商手中,存在后门以及限制等隐患。
[0004] 随着国密法和相关条例的颁布以及国产化设备的快速发展,国产化芯片、存储、卡、主板技术日益成熟,性能逐步提升,稳定性逐步增强,得到了市场的广泛认可和应用。在此基础上,基于国产化平台进行设计采用国产化处理器和国密算法的传输密码安全平台迫在眉睫。实用新型内容
[0005] 实用新型目的:提供一种基于D9处理器的密码平台,解决上述提到的问题。
[0006] 技术方案:一种基于D9处理器的密码平台,包括:CPU处理器、与CPU处理器相连的EMMC模块、DRAM模块、RGMII模块、GPIO模块、UART模块、PCIE模块;
[0007] 所述CPU处理器选用国产D9四核处理器,集成有LPDDR4通道、一路MINIPCIE插槽、两路USB接口、两路UART接口、两路GPIO接口、两路RGMII接口。
[0008] 在进一步的实施例中,所述CPU处理器连接密码模块,所述密码模块使用两路随机数芯片和安全芯片,所述密码模块通过MINIPCIE卡槽和所述CPU处理器进行连接。
[0009] 在进一步的实施例中,所述GPIO模块由两路GPIO接口构成,所述GPIO模块通过核心板外接16个GPIO接口;每路GPIO接口共8个;所述GPIO接口默认3.3V电平;其中采用1路8个GPIO用于控制系统运行灯、告警灯以及UART数据收发指示灯;另外1路GPIO接口和SWITCH芯片连接。
[0010] 在进一步的实施例中,所述RGMII模块由两路RGMII组成;每路RGMII接口中都集成了一个YT8512SH千兆以太网PHY芯片。
[0011] 在进一步的实施例中,所述UART模块由两路UART接口组成,一路UART接口连接控制台Console、且用于调试Debug的只能选用UART3,UART10,UART15;另一路UART接口连接核心板RS232、且串口支持硬件流控功能通信选用UART6,UART7,UART11,UART12,UART14。
[0012] 在进一步的实施例中,所述EMMC模块由ISSI提供的8GB EMMC5.1的存储器芯片构成。
[0013] 在进一步的实施例中,所述DRAM模块由ARTMEM的1G LPDDR4 DRAM存储控制器芯片构成。
[0014] 在进一步的实施例中,所述CPU处理器还集成有两路USB接口,所述USB接口连接USB控制器;USB控制器采用集成在D9芯片里的USB控制器,控制两路USB3.0接口。
[0015] 有益效果:本实用新型提供多种硬件接口,增加了主板的可扩展性,符合专用设备的需求。核心处理器、密码算法芯片、随机数芯片均为国产芯片,自主可控,使用国密算法,在安全性上得到了更大的保障,也符合国家密码行业发展的趋势。

具体实施方式

[0017] 下面将结合附图对本实用新型的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0018] 在本实用新型的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性。
[0019] 在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。此外,下面所描述的本实用新型不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
[0020] 一种基于D9处理器的密码平台,包括:CPU处理器、与CPU处理器相连的EMMC模块、DRAM模块、RGMII模块、GPIO模块、UART模块、PCIE模块;
[0021] 所述CPU处理器选用国产D9四核处理器,集成有LPDDR4通道、一路MINIPCIE插槽、两路USB接口、两路UART接口、两路GPIO接口、两路RGMII接口。
[0022] 在一个实施例中,如图1所示,所述CPU处理器连接密码模块,所述密码模块使用两路随机数芯片和安全芯片,所述密码模块通过MINIPCIE卡槽和所述CPU处理器进行连接,提供随机数的生成和国密SM2、SM3、SM4算法,所有的数据算法都在密码卡中完成。
[0023] 在一个实施例中,如图1所示,所述GPIO模块由两路GPIO接口构成,所述GPIO模块通过核心板外接16个GPIO接口;每路GPIO接口共8个;所述GPIO接口默认3.3V电平;其中采用1路8个GPIO用于控制系统运行灯、告警灯以及UART数据收发指示灯;另外1路GPIO接口和SWITCH芯片连接。
[0024] 在一个实施例中,如图1所示,所述RGMII模块由两路RGMII组成;每路RGMII接口中都集成了一个YT8512SH千兆以太网PHY芯片,网口速率支持10/100/1000Mbps。
[0025] 在一个实施例中,如图1所示,所述UART模块由两路UART接口组成,一路UART接口连接控制台Console、且用于调试Debug的只能选用UART3,UART10,UART15;另一路UART接口连接核心板RS232、且串口支持硬件流控功能通信选用UART6,UART7,UART11,UART12,UART14。
[0026] 在一个实施例中,如图1所示,所述EMMC模块由ISSI提供的8GB EMMC5.1的存储器芯片构成。
[0027] 在一个实施例中,如图1所示,所述DRAM模块由ARTMEM的1GLPDDR4 DRAM存储控制器芯片构成。
[0028] 在一个实施例中,如图1所示,所述CPU处理器还集成有两路USB接口,所述USB接口连接USB控制器;USB控制器采用集成在D9芯片里的USB控制器,控制两路USB3.0接口。
[0029] 显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本实用新型创造的保护范围之中。

当前第1页 第1页 第2页 第3页