首页 / 多速率兼容分离多径隐分集调制解调装置

多速率兼容分离多径隐分集调制解调装置失效专利 实用

技术领域

本实用新型涉及散射通信领域中的一种多速率兼容分离多径隐 分集调制解调装置,特别适用于远距离抗干扰散射通信系统中作调制 解调设备。

相关背景技术

目前,散射通信系统中,常用的系统通信距离不够大,抗频率 选择性衰落和抗多径能力差,抗干扰能力较弱,在散射信道传播条件 差时,通信距离不能满足通信需求;另外,现有散射通信调制解调设 备体积大,价格昂贵,需要的发射接收设备复杂,通信性能不够理想, 系统机动性能差。另外,系统应用时需要具有较强的抗干扰能力,对 于遭遇强干扰的情况下,能够对抗强干扰,保证正常通信性能不受影 响,目前现有的散射通信设备难以做到,因此迫切需要研制一种简单 实用的散射通信设备,以满足用户需求。

具体实施方式

参照图1和图2,它由中频放大器l-l、 1-2、混频器2-l、 2-2、 锁相环3、滤波器4-l、 4-2、 A/D变换器5-l、 5-2、可编程器FPGA6、 检测器7、同步产生器8、 AGC产生器9、速率控制器10、电源11 组成,图1是本实用新型的电原理方框图,按实施例按图l连接线路。 本发明为双接收通道空间四重分集接收检测方式,中频放大器1-1、 1-21接收下变频输出信号,在AGC产生器9输出的自动增益控制信 号作用下完成信号的自动增益放大,输入至混频器2-l、 2-2并与锁相 环3输出的本振信号进行混频,混频输出的低中频信号经滤波器4-1、 4-2滤波滤除谐波分量后输入至A/D变换器5-l、 5-2,完成数模转换 并输入到可编程器FPGA 6进行解调处理。可编程器FPGA 6输出的 处理后的低中频信号输出至检测器7完成同步信息检测,检测出的同 步信息送给同步产生器8完成同步信号的生成,同步信号送给可编程 器FPGA6,去产生积分淬息信号,最后输出时钟信号和解码信号, 实现通信信息的基带接收。实施例中频放大器1采用市售的通用的放 大模块制作,混频器2采用深圳天之公司生产的HSB-3型混频器制 作,锁相环3采用市售SI4112型锁相环集成电路制作,滤波器4采 用市售LP-15型滤波器制作,A/D变换器5采用市售AD9850型A/D 变换器制作,检测器7采用自制电路制作,同步产生器S采用市售 AD828型电路制作,AGC产生器9采用自制电路制作,速率控制器 IO釆用自制电路制作,电源ll作用是提供各部件工作电压,其输出 +V1电压为5V、+V2电压为1.8V,实施例采用市售的通用的电源模块 制作。
本实用新型可编程器FPGA 6-的作用完成解调及信号处理,它包 括时钟产生器26、变频器12、 16、匹配滤波器13、 17、信号变换器 14、 18、相加器15、时延控制器19、第一乘法器20、滤波器21、第 二乘法器22、积分器23、判决器24、解码器25,图2是可编程器
FPGA6的电原理图,实施例按图2连接线路。其中速率控制器10的 作用产生设备工作需要的控制信号,控制系统速率切换,它由监控接 口的控制信息发出控制指令、接收信号完成信号输出;时钟产生26 的作用是产生工作时钟;变频器12、 16的作用是完成频率变换;匹 配滤波器13、 17的作用是产生相关峰;信号变换14、 18的作用是完 成相加前的处理变换;相加器15的作用是将两路信号进行相加合并; 时延控制器19的作用是将信号进行延时处理,延时一个码元;第一 乘法器20的作用是完成第一次解调相乘;滤波器21完成信号滤波; 第二相乘器22完成失真自适应解调,最后经过积分器23、判决器24 、 解码器25完成解码,解调出业务信息码流,解码器25出端2、 3脚 分别输出时钟信号、解码信号。实施例可编程器FPGA 6采用市售 EP1S25可编程器件制作。
本实用新型的简要工作原理如下:
双接收通道空间四重分集信号,分别经过中频放大器l,经过混 频器2完成低中频变换、经过滤波器4后,将信号分别送入A/D变换 器5后进入可编程器FPGA 6,然后由变频器12、 16进行数字变频, 由匹配滤波器13、 17完成匹配滤波,接收信号经过第一相乘器20和 第二相乘器22以及滤波器21完成隐分集失真自适应解调,最后经过 积分器23、判决器24 、解码器25解调出信息码流。本实用新型为 全数字化实现,多速率兼容,通信距离远,抗干扰性强,可靠性好, 设备简单。
本实用新型安装结构如下:
本实用新型把图1和图2中的所有电路元件安装在一块长x宽为 120xl80腿的印制板上,整个多速率兼容分离多径隐分集调制解调装 置印制板安装在系统的一个2U机箱内,按照图1和图2连接线路, 组装成本实用新型。

当前第1页 第1页 第2页 第3页
相关技术
分离径相关技术
径隐相关技术
李文铎发明人的其他相关专利技术