首页 / 视频生成卡

视频生成卡有效专利 实用

技术领域

[0001] 本实用新型涉及视频生成卡技术领域,特别涉及一种视频生成卡。

相关背景技术

[0002] 在显示系统的检测过程中,根据检测系统的不同需要,可能需要多种视频信号格式,需要多个通道。传统的视频生成卡,不能实现按自定义视频时序产生视频信号、不能同时提供三种视频信号,不能在单卡上同时提供两路输出视频,本卡可以节省硬件的空间,在本卡基础上开发的程序,可直接输出不同格式的视频信号,无需更换板卡型号。实用新型内容
[0003] 本实用新型提供了一种视频生成卡,其目的是为了解决传统的视频生成卡,无法自定义视频时序、硬件解压缩编码及各种控制功能的问题。
[0004] 为了达到上述目的,本实用新型的实施例提供了一种视频生成卡,包括:
[0005] FPGA;
[0006] 电源模块,所述电源模块与所述FPGA的第一端电连接;
[0007] 时钟模块,所述时钟模块与所述FPGA的第二端电连接;
[0008] CPLD控制模块,所述CPLD控制模块与所述FPGA的第三端电连接;
[0009] 数据总线,所述数据总线与所述FPGA的第四端电连接。
[0010] 其中,还包括:
[0011] 动态内存单元,所述动态内存单元与所述FPGA的第五端电连接;
[0012] 系统内存单元,所述系统内存单元与所述FPGA的第六端电连接。
[0013] 其中,还包括:
[0014] 第一缓存单元,所述第一缓存单元的第一端与所述FPGA的第七端电连接;
[0015] 第二缓存单元,所述第二缓存单元的第一端与所述FPGA的第八端电连接。
[0016] 其中,还包括:
[0017] 第一纯数字视频信号单元,所述第一纯数字视频信号单元的第一端与所述第一缓存单元的第二端电连接;
[0018] 第二纯数字视频信号单元,所述第二纯数字视频信号单元的第一端与所述第二缓存单元的第二端电连接。
[0019] 其中,还包括:
[0020] 第一数模转换信号单元,所述第一数模转换信号单元的第一端与所述第一缓存单元的第二端电连接,所述第一数模转换信号单元的第二端与所述第一纯数字视频信号单元的第二端电连接;
[0021] 第二数模转换信号单元,所述第二数模转换信号单元的第一端与所述第二缓存单元的第二端电连接,所述第二数模转换信号单元的第二端与所述第二纯数字视频信号单元的第二端电连接。
[0022] 其中,还包括:
[0023] 第一PAL视频信号单元,所述第一PAL视频信号单元的第一端与所述第一缓存单元的第二端电连接,所述第一PAL视频信号单元的第二端与所述第一数模转换信号单元的第二端电连接;
[0024] 第二PAL视频信号单元,所述第二PAL视频信号单元的第一端与所述第二缓存单元的第二端电连接,所述第二PAL视频信号单元的第二端与所述第二数模转换信号单元的第二端电连接。
[0025] 其中,还包括:
[0026] 第一数字和模拟兼容信号单元,所述第一数字和模拟兼容信号单元与所述第一PAL视频信号单元的第二端电连接;
[0027] 第二数字和模拟兼容信号单元,所述第二数字和模拟兼容信号单元与所述第二PAL视频信号单元的第二端电连接。
[0028] 本实用新型的上述方案有如下的有益效果:
[0029] 本实用新型的上述实施例所述的视频生成卡,具有静态图片的输出功能,输出图形图片具有镜像、翻转功能,输出图形图片具有字符串叠加功能,输出图形图片具有从本地硬盘调用的功能,板载存储容量2G,自带帧计数器,具有良好的实时性,具有防静电保护功能,具有良好的抗干扰能力。

具体实施方式

[0033] 为使本实用新型要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
[0034] 本实用新型针对现有的视频生成卡,无法自定义视频时序、硬件解压缩编码及各种控制功能问题,提供了一种视频生成卡。
[0035] 如图1所示,本实用新型的实施例提供了一种视频生成卡,包括:FPGA1;电源模块2,所述电源模块2与所述FPGA1的第一端电连接;时钟模块3,所述时钟模块3与所述FPGA1的第二端电连接;CPLD控制模块4,所述CPLD控制模块4与所述FPGA1的第三端电连接;数据总线5,所述数据总线5与所述FPGA1的第四端电连接。
[0036] 其中,还包括:动态内存单元6,所述动态内存单元6与所述FPGA1的第五端电连接;系统内存单元7,所述系统内存单元7与所述FPGA1的第六端电连接。
[0037] 其中,还包括:第一缓存单元8,所述第一缓存单元8的第一端与所述FPGA1的第七端电连接;第二缓存单元9,所述第二缓存单元9的第一端与所述FPGA1的第八端电连接。
[0038] 其中,还包括:第一纯数字视频信号单元10,所述第一纯数字视频信号单元10的第一端与所述第一缓存单元8的第二端电连接;第二纯数字视频信号单元11,所述第二纯数字视频信号单元11的第一端与所述第二缓存单元9的第二端电连接。
[0039] 其中,还包括:第一数模转换信号单元12,所述第一数模转换信号单元12的第一端与所述第一缓存单元8的第二端电连接,所述第一数模转换信号单元12的第二端与所述第一纯数字视频信号单元10的第二端电连接;第二数模转换信号单元13,所述第二数模转换信号单元13的第一端与所述第二缓存单元9的第二端电连接,所述第二数模转换信号单元13的第二端与所述第二纯数字视频信号单元11的第二端电连接。
[0040] 其中,还包括:第一PAL视频信号单元14,所述第一PAL视频信号单元14的第一端与所述第一缓存单元8的第二端电连接,所述第一PAL视频信号单元14的第二端与所述第一数模转换信号单元12的第二端电连接;第二PAL视频信号单元15,所述第二PAL视频信号单元15的第一端与所述第二缓存单元9的第二端电连接,所述第二PAL视频信号单元15的第二端与所述第二数模转换信号单元13的第二端电连接。
[0041] 其中,还包括:第一数字和模拟兼容信号单元16,所述第一数字和模拟兼容信号单元16与所述第一PAL视频信号单元14的第二端电连接;第二数字和模拟兼容信号单元17,所述第二数字和模拟兼容信号单元17与所述第二PAL视频信号单元15的第二端电连接。
[0042] 本实用新型的上述实施例所述的视频生成卡,所述FPGA1是所述视频生成卡的主要器件,完成视频生成、编码及系统总体控制功能;所述CPLD控制模块4做输出的转换电平器件使用。
[0043] 本实用新型的上述实施例所述的视频生成卡,所述第一数模转换信号单元12和所述第二数模转换信号单元13采用高速视频DA芯片ADV7179。将数字视频信号分量转换为标准的模拟基带电视信号的高性能、小尺寸的视频编码芯片,所述第一纯数字视频信号单元10和所述第二纯数字视频信号单元11采用TFP410,所述第一纯数字视频信号单元10和所述第二纯数字视频信号单元11的主要特点是功耗相对较低。
[0044] 本实用新型的上述实施例所述的视频生成卡,利用所述FPGA1进行各类视频信号的生成,输出信号包括2路DVI视频,2路VGA视频和2路PAL视频,共6路视频信号,所述FPGA1为视频生成卡的主要芯片,完成视频时序产生、硬件解压缩编码及各种控制功能。
[0045] 本实用新型的上述实施例所述的视频生成卡,具有静态图片的输出功能,输出图形图片具有镜像、翻转功能,输出图形图片具有字符串叠加功能,输出图形图片具有从本地硬盘调用的功能,板载存储容量2G,自带帧计数器,具有良好的实时性,具有防静电保护功能,具有良好的抗干扰能力,所述视频生成卡具有两路独立视频信号输出。
[0046] 以上所述是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本实用新型的保护范围。

当前第1页 第1页 第2页 第3页