首页 / 计算机设备

计算机设备失效专利 发明

技术内容

(1)技术领域 本发明有关一种计算机设备,特别是有关于一种具有多个基本输入输出系统 (BIOS)的计算机设备,能够根据需要而使用对应的BIOS,以避免因为BIOS错 误而发生计算机设备死机的危险。 (2)背景技术 一般的计算机系统中,无论是笔记本计算机或是台式计算机,所使用的BIOS 装置均采用闪存(flash memory)的设计。然而其仅具有单一BIOS资料。BIOS资 料是计算机系统在开机时所必需的基本程序,若闪存存取失败时,会因为无法正 常存取BIOS资料而导致计算机系统无法动作。 在此状况下,由于计算机系统已经因为BIOS内容错误而无法正常使用,甚 至是处于死机的状态中,使用者将无法直接从计算机系统将BIOS资料修正成正确 的内容。此时若要使计算机系统能够正常操作,必须将计算机拆开,并重新将正 确的BIOS资料借助烧录程序重新烧入闪存上,或者将闪存放电以恢复出厂时的基 本设定值。无论如何,对于使用者来说都是件相当麻烦的工作,显示目前的传统 技术有待改进。 在第5964873号、发明人为乔依等(Choi et.al)人的美国专利中,提供了一 种更新一只读存储器基本输入输出系统(ROM BIOS)的方法,而在第5835760号、 发明人为哈莫等人(Harmer et.al)的美国专利中,描述了一提供BIOS至计算机主 机的方法及装置。然而上述的习知技术皆未揭露有关于具有多个BIOS的计算机设 备。 (3)发明内容 有鉴于此,本发明主要目的是提供一种计算机设备,其内部存储器具有 多个BIOS,并可借助一选择装置而选择使用所需的BIOS,以避免仅使用单 一BIOS的传统计算机因为仅有的BIOS发生问题而无法操作的缺点。 为实现上述目的,本发明的计算机设备,适用于根据需要而切换使用多 个多个BIOS,包括:一选择装置,用于提供对应于所述BIOS的一选择信号; 一存储装置,耦接至所述选择装置,用于储存所述BIOS资料,并根据所述选 择信号而输出对应的BIOS资料;及一中央处理单元,耦接至所述存储装置, 用于接收所输出的BIOS资料以供计算机设备使用。 另外,根据本发明的计算机设备中,若本发明的存储装置具有4组BIOS, 所述选择装置包括:一第一与非门,用于接收一第一输入信号及一第二输入 信号并输出一第一控制信号至所述存储装置;一第二与非门,用于接收所述 第一输入信号、所述第二输入信号及一第三输入信号并输出一第一比较信号; 一第三与非门,用于接收所述第一输入信号、所述第三输入信号及一第四输 入信号并输出一第二比较信号;一与门,用于接收所述第一比较信号及第二 比较信号,并输出一第二控制信号至所述存储装置。 借助所述选择装置的结构,即能根据输入的信号而提供四组选择信号以 选择其所对应的BIOS资料并输出之。 为进一步说明本发明的所述目的、结构特点和效果,以下将结合附图对本发 明进行详细的描述。 (4)附图说明 图1是有关于本发明一较佳实施例的电路方块图。 图2是显示芯片AT49F008的外观图,并描述其各脚位编号及功能。 图3是显示输入装置的电路结构图。 图4是显示根据图3所示的选择装置11其输入信号I0~I3与输出的控制信 号关系的真值表。 (5)具体实施方式 参阅图1,图1是有关于本发明一较佳实施例的电路方块图。根据本发明 实施例是提供一种计算机设备,其内部的存储装置12具有多个BIOS,并可借 助一选择装置11而选择使用所需的BIOS。以下是分别描述其各部组件的结构 关系。 选择装置11,用于根据操作需要而提供对应于所需BIOS的选择信号。在 本实施例中,选择装置11是采用如图3所示的结构配置。选择装置11的结 构包括第一与非门31,用于接收第一输入信号I0及第二输入信号I1,并输出 第一控制信号CTRL18至存储装置12;第二与非门32,用于接收第一输入信 号I0、第二输入信号I1及第三输入信号I2,并输出第一比较信号;第三与非 门33,用于接收第二输入信号I1、第三输入信号I2及第四输入信号I3,并输 出第二比较信号;与门34,用于接收第一比较信号及第二比较信号,并输出 第二控制信号CTRL19至存储装置12。在本实施例中,I0~I3的控制是分别由 图3中所示的开关(361~364)所控制,藉以改变第一控制信号CTRL18及第 二控制信号CTRL19的输出位准。 存储装置12,耦接至所述选择装置11,用于储存所述BIOS,并根据所述 选择信号而输出对应的BIOS资料。在此实施例中,存储装置12为一闪存(flash memory),同时,本实施例是以存储装置12为可储存4组BIOS资料的闪存 为例,其芯片编号为AT49F008或AT49F8192,在此是以AT49F008为例。参阅 图2,图2是显示芯片AT49F008的外观图,并描述其各脚位编号及功能。其 中脚位22为芯片使能信号(CE)(Chip Enable),脚位24为输出使能信号 (OE)(Output Enable),脚位9为写使能信号(WE)(Write Enable)。 脚位13及脚位37分别接收CTRL18及CTRL19的信号,并根据其输入的 信号而决定输出的BIOS,最后经由SD0~SD7输出。 在图4中,显示根据图3所示的选择装置11其输入信号I0~I3与输出的 控制信号关系的真值表。如图所示,借助控制I0~I3,能够使控制信号(CTRL18, CTRL19)为(0,0)、(0,1)、(1,0)、(1,1)等形式,而此四种形式是 分别对应于储存于存储装置12的四种BIOS。存储装置12根据所接收的控制 信号(CTRL18,CTRL19)而由SD0~SD7选择输出对应的BIOS。 中央处理单元13是通过数据总线耦接至存储装置12,用于接收存储装置 12所输出的BIOS资料以供中央处理单元(CPU)或其它计算机设备使用,在 此,中央处理单元13同样可通过数据总线与其它外围设备通连。 使用者在操作此计算机设备时,若发现计算机闪存存取BIOS资料失败或 是BIOS的内容错误时,通常会造成计算机系统死机的情形。在传统技术中, 使用者必须采取繁复的动作才能够使闪存正常存取BIOS资料或将此发生错误 的BIOS内容修改为正确的内容,才能够使计算机设备正常操作。 然而,根据本发明实施例的计算机设备,由于其拥有多个BIOS,因此当 其中之一BIOS发生错误时,此时仅需将计算机设备关机,并手动切换选择装 置11中的开关以改变输出(CTRL18,CTRL19)的控制信号,而存储装置12 即可根据所接收的控制信号而输出其它BIOS资料,以使计算机设备得以正常 操作。 当然,本技术领域中的普通技术人员应当认识到,以上的实施例仅是用来说 明本发明,而并非用作为对本发明的限定,只要在本发明的实质精神范围内,对 以上所述实施例的变化、变型都将落在本发明权利要求书的范围内。